IEEE-1394高速串行总线分析

IEEE-1394高速串行总线分析

一、IEEE-1394高速串行总线浅析(论文文献综述)

林怡格[1](2021)在《基于LVDS的同步数据汇聚平台硬件研发》文中研究说明分布式采集系统广泛应用于海洋资源勘探、海洋安全等重大工程领域。近年来,随着分布式采集系统规模的不断扩大,对采样频率、传输距离与数据带宽等提出了更高要求。LVDS(Low Voltage Differential Signaling,低压差分信号)传输技术具有带宽高、传输距离远、抗干扰性强等优点,适合分布式采集系统组网。为此,本文开发了基于LVDS的同步数据汇聚平台硬件系统。该系统以海思Hi3535处理器和Xilinx Kintex-7 FPGA为核心进行设计,FPGA与处理器之间通过PCIe 2.0总线进行高带宽数据交互;通过外扩2路高速LVDS接口与驱动均衡电路,采用自定义LVDS传输协议,实现了多节点高带宽链路数据汇聚及远距离传输;通过LVDS同步时钟的接收、控制与传输,实现了各节点同步采样的控制;通过外扩两路千兆网口向外部网络设备发送数据。平台具有带宽高、实时性好、可扩展性强等特点。本文对所研发硬件系统进行了功能测试,完成了关键信号完整性仿真验证,并对LVDS、PCIe、千兆网口等传输通道进行带宽测试。经测试,系统满足电源、带宽、功耗、同步性等各项设计指标要求。

章挺[2](2021)在《基于FPGA的MIPI接口嵌入式平台相机的研发与实现》文中进行了进一步梳理目前,嵌入式相机逐渐代替了传统相机进入大众的视野,应用在公安刑侦、生物医学和文物保护等诸多领域。但是随着人们对图像视觉成像质量追求的提升,图像传感器的特性朝着高分辨率、高灵敏度、高像素位宽的趋势发展,普通的嵌入式相机已经不能满足大数据量、低延迟性的处理要求。为此,本论文研究设计了一种基于FPGA的MIPI接口嵌入式平台相机,从图像采集、图像处理和图像传输等方面进行深入研究最终研制出整机。系统前端图像采集方面,支持Gpixel公司的多款图像传感器如GSENSE400BSI、GSENSE2020S、GMAX0806等,通过可预配置的模式驱动图像传感器输出LVDS类型的数据信号。经过仔细研究提出的功能板分离式硬件设计,在仅使用同一块图像处理电路板的条件下可兼容不同的图像采集电路板,保证了系统的完整性,有效提高了系统的研发效率。系统中间图像处理部分,采用了 Spartan6系列的FPGA芯片,研发设计了适配于Spartan6的数据实时解析模块、数据实时拼接模块,为了实现更好的图像效果,在Spartan6内部还分别集成了三种图像锐化算法:Sobel锐化、Laplace锐化和非锐化掩模算法。此外,系统启动模式除了基本的视频模式和图片捕获模式,还支持序列触发模式满足特殊环境的触发需求。同时,系统还可通过Spartan6实时地配置图像传感器的参数和工作模式,为自动曝光、图像模式切换等功能提供基本保障。系统后端图像传输部分,对于高速数据在不同芯片间的传输创新性地采用了手机内部集成的高速MIPI接口,设计了基于CrossLink芯片的接口桥接转换模块进行数据类型的转换,并研究提出了在同一个MIPI接口上同时支持不同数据类型传输的方法,为后端图像的传输提供一个高速、稳定的数据流,避免系统发生丢帧、掉包的情况。最后,数据信号在RK3399开发平台进行接收和显示控制。最终系统的综合测试结果表明,本系统很好地体现兼容性优势,基于自主设计的软件模块可在系统后端显示高质量图像,并且能够提供分辨率为1080P@35fps的稳定视频流,为高清视频应用领域提供了一个良好的解决方案。

唐怀奎[3](2020)在《Mil-1394B航空总线机载测试设备设计与实现》文中研究指明

张勤,陈顺[4](2020)在《基于IEEE 1394b总线的存储系统设计》文中研究指明提出了一种基于IEEE 1394总线的存储系统设计方法,该存储系统是由主机端、传输总线、存储卡端组成。设计了基于IEEE 1394总线存储系统的系统架构、硬件环境、IEEE1394 b协议模型、SBP-2协议模型、ATA块设备驱动模型和文件系统。按该设计实现的存储系统经测试和试验验证证明能实现可靠的数据存储,可充分发挥IEEE 1394b总线及SBP2协议的优势。该设计有效可行,可应用于实际工程项目或作为同类设备研制的重要参考。

黄俊杰[5](2020)在《基于USB3.0接口的超高分辨率高速工业相机设计》文中认为随着“工业4.0”和“中国制造2025”的提出,机器视觉慢慢走入了人们的视野,在机器视觉应用系统中,图像采集模块起着重要作用,它采集的图像的质量对后续的处理与决策模块会有很大影响,同时图像采集模块中的成像装置与采集卡的好坏也会对采集的图像质量有影响。近年来随着科学技术的进步以及工业生产领域的需要,对工业相机的性能提出了更高的要求。基于此,本论文研究设计了基于USB3.0接口的超高分辨率高速工业相机。本论文研究的工业相机内容包含图像采集、图像处理与图像传输三大部分。在图像采集方面,本论文分析了现有CMOS图像传感器传输接口发展现状,选用了四款Sony公司的CMOS图像传感器IMX178、IMX334、IMX342和IMX571用作图像采集的前端,其数据传输接口分别为LVDS接口、MIPICSI-2接口、SLVS接口和SLVS-EC接口。本论文针对不同CMOS图像传感器传输接口的特点设计了不同的接口解析方案,进行了工业相机硬件电路设计。由于不同CMOS图像传感器传输接口的传输协议及电气特性不同,所以主控FPGA芯片也不尽相同,其中LVDS接口和SLVS接口使用Xilinx Artix-7系列FPGA芯片做解析和处理。MIPI CSI-2接口使用的是Lattice Crosslink系列的FPGA芯片做解析,解析完成之后使用Xilinx Artix-7系列FPGA芯片做处理。SLVS-EC接口使用的是Microsemi PolarFire系列的FPGA芯片做解析与处理。在图像处理方面,本论文利用FPGA并行处理的优势,在FPGA上实现了硬件ISP,具体包括去马赛克、自动白平衡、颜色矩阵校正和伽马校正四个处理流程。为了使图像传输时不会出现丢帧的现象,设计了帧缓存模块,选用了容量为4Gbit的DDR3芯片做外部缓存,可以支持在图像数据传输时缓存8张图像,使图像传输更加稳定。由于需要在Xilinx FPGA和Microsemi FPGA上都实现DDR3帧缓存,所以本论文还对两个FPGA芯片上的DDR3读写时序进行了详细分析。在图像传输方面,本论文选用了技术较成熟、传输速率较快的USB3.0接口进行图像数据传输。在分析了 USB3.0传输协议后,针对工业相机图像数据的传输特点,选用块传输的方式进行传输。最后,选择将CYUSB3014配置为同步Slave FIFO模式,在FPGA内通过异步FIFO实现FPGA与CYUSB3014的数据高速传输。最后对基于这四款CMOS图像传感器的工业相机进行了详细的系统仿真和调试,仿真和调试结果符合预期。之后进行了系统测试,测试过程包括在4ms曝光条件下的四款工业相机传输帧率、DDR3缓存测试和工业相机拍摄测试。给出了最终四种图像传感器样机拍摄的细胞切片图,细胞结构纹理清晰。综合测试结果表明,所开发的四款工业相机可以很好地应用到工业图像系统中。

张雪园[6](2020)在《浅谈1394总线技术》文中认为针对目前应用在航空电子系统的1394总线技术进行简要的介绍,包括1394总线的传输特点、总线结构、1394协议,以及提高IEEE-1394b总线确定性和可靠性的方法。

李磊[7](2020)在《面向半实物仿真的远程网络化框架设计与实现》文中研究说明半实物仿真技术可替换真实环境或是设备实现真实、可靠的仿真验证,在设备设计、研制、交付等不同阶段都起到关键作用。目前新型装备的研制和测试过程中对于半实物仿真提出了更高的要求,在不同地理位置的分系统在设计和研制初期就需要构建完善的半实物仿真框架,这样传统单一的仿真计算机已经不能满足现实需求,远程、网络化的高性能仿真中心已经被工业部门提上日程。半实物仿真需要接入部分实物形成闭环仿真回路,实时性是建立半实物仿真的前提条件,所以实现远程网络化的半实物仿真的关键是构建一种低延时、高可靠性、高带宽的远距离通信网络完成仿真过程中的通信。本文综合分析了半实物仿真技术的远程网络化需求,以及光纤通道技术,提出了基于光纤网络构建的远程半实物仿真网络框架。根据实际项目需求和设计要求提出了构建远程仿真网络的光纤低延时接口设备和光纤路由设备的总体设计方案。面对低延时需求和真实半实物仿真的接口信号,在光纤低延时接口设备上通过不同的接收方式实现信号采集。针对RS485总线、低速IO等10Mbps以下的低速信号采用采样/重构的方式来实现稳定低延时的信号传输。针对多种传输协议100Mbps以上的LVDS总线通信信号,设计并实现LVDS多协议模块通过协议解析/转发的方式实现信号传输。同时根据信号的采集传输方式不同,设计了一种混合光纤路由协议,实现半实物仿真接口信号在光纤网络上的低延时传输,其中通过流模式和帧模式分别传输低速接口信号和高速LVDS接口信号。在此光纤路由协议的基础上设计并实现光纤路由设备,首先,采用配置映射的方式实现低速信号的低延时路由分发,然后,详细分析了数据帧长度与传输延时的关系,设计了适应不同协议LVDS信号传输的光纤网络数据帧HWIL-OFN(Hardware In The Loop Simulation-Optical Fiber Network,应用于半实物仿真的光纤网络数据帧),来实现LVDS数据的低延时路由分发。实际测试表明,本设计所研制的光纤低延时接口设备和光纤路由均满足设计要求,可实现高速、稳定和低延时的远程半实物仿真网络框架。文中还采用OPNET网络仿真软件验证了本文设计的光纤网络协议在延时方面相较于标准FC网络具有明显优势。

张亚琦[8](2019)在《基于1394总线网络的在线加载关键技术研究》文中指出1394总线网络具有确定性高、传输速率高、信号抗干扰能力强、拓扑管理方便、支持热插拔等优势,适合在航空、船舶等环境复杂多变,对总线可靠性、传输带宽要求较高的复杂领域使用,但实际应用环境中由于网络终端设备较多,布局分散,且安装结构复杂,系统升级维护操作难度大,在进行各终端系统软件、配置等信息更新时,需要使用调试电缆连接各设备专用调试接口,通过专用工具独立完成。对于终端设备较多或安装结构复杂的系统而言,升级维护操作难度很大,尤其是在系统调试阶段,升级变更频繁,维护工作耗时长,导致工作效率较低,研发成本增加,这已成为1394总线网络应用中亟需解决的问题。为提高总线开发和应用中网络升级维护的便捷性和工作效率,降低维护成本,本文基于1394总线网络提出一种在线加载的方法,能够对总线网络各终端系统的软件或配置数据信息进行便捷、快速地更新,为1394总线系统开发过程中维护性设计提供参考和指导。本课题以1394协议为基础,在充分解读和分析1394总线协议的基础上,对总线网络的工作机制、工作特点以及目前使用较多的协议特点进行说明和讨论,进一步根据目前工程实践中使用的总线网络的具体实现,分析总线网络终端设备加载维护的工作内容,介绍当前常用的加载和维护方法,提出一种通过总线进行在线加载的策略,并以1394协议中的等时包格式为载体设计了一种具有高可靠性的适用于在线加载的命令传输和文件传输规范。该规范在兼顾加载效率的同时,重点考虑了加载模式的进入、加载过程中文件传输的安全性和完整性,并对所设计的加载规范的关键技术进行了详细介绍。本文基于提出的加载规范,对该规范在加载设备端、网络终端上的具体实现进行了详细描述,并在实际网络中进行了验证和测试。测试结果表明,本课题研究所提出的在线加载规范及方法实现方案合理可行,在工程应用中能够极大地提升总线网络的维护效率,降低人力和时间成本,具有较高的经济效益。

刘钟宇[9](2019)在《抗辐照1394总线控制器IP设计》文中认为1394总线是一种标准的外部高速串行总线,其传输速率在大容量数据实时传输的场合具有广阔的应用前景。并且具有成本低、速度快、占用空间小、实时数据传输、同时支持多种总线速度和热插拔等特点。我国在卫星通信等领域中的短距离通信中普遍采用1394总线进行实时数据传输,为保证卫星系统在空间环境中的正常运行,迫切需要1394总线的抗辐照加固产品。针对以上需求情况,本课题将开展对1394相关协议、总线控制器体系结构和原理、抗辐射加固技术进行深入具体的研究,完成抗辐射1394总线控制器IP设计。论文的总体设计方案是通过对1394总线标准协议的研究,分析1394总线控制器的具体功能,设计1394总线控制器的总体架构,对其进行模块划分。同时对各个模块间的数据流向进行规划,详细制定各个模块间的接口信号,根据模块划分、功能定义和接口信号规划,完成1394总线控制器的RTL代码设计,并通过仿真验证、FPGA验证等手段全面系统的验证了设计的1394总线控制器的功能正确性。通过建立抗辐射标准单元库,完成基于商用工艺线的抗辐射版图设计。最后通过流片、测试分析和辐照试验等工作,测试设计目标是否实现。论文在抗辐照设计方面主要从单粒子翻转效应防护、单粒子闩锁效应防护、总剂量效应防护和单粒子瞬态效应防护四方面进行考虑。本课题完成了关键路径的三模冗余结构设计,并将所有触发器采用DICE结构进行设计,可有效防护单粒子翻转效应。对于小驱动的单元,在不改变制造工艺的前提下,适当的增加了源区接触面积,并采用阱接触保护环的设计,可有效提高电路的抗辐射和抗闩锁性能。对于大型驱动的单元,在增加保护环的基础上采用了环栅结构,设计中使用较宽沟道的晶体管,并利用衬底反偏、降低电源电压等手段,抑制漏电流,可大幅减少总剂量效应对电路的影响。在时钟、复位等全局网络中使用延迟滤波设计,可消除较短SET脉冲对电路的影响。为了达成抗辐照的设计目标,本课题设计开发出一套基于中芯国际公司0.13μm工艺的包含抗辐照标准逻辑单元库和数字IO电路单元库,采用商业通用EDA软件和标准的R2G设计流程,完成抗辐射1394链路层控制器的版图加固设计。抗辐照库的建立突破了0.13μm抗辐照参数库建立技术,为同类抗辐照产品的设计提供了有力的技术支持。本课题最终通过辐照试验验证,单粒子翻转阈值达到30MeV·cm2/mg,单粒子闭锁阈值达到70MeV·cm2/mg,总剂量指标达到100Krad(Si)。

宇文超朋[10](2019)在《引信动态感应装定验证系统控制器阵列设计》文中指出在现代智能武器系统中,引信除了实现起爆的基本功能外,还需要结合装定的目标信息和环境信息等数据,实现毁伤目标的探测和炸点的精确控制。目前,引信动态感应装定作为小口径火炮较为先进的装定模式,通过引信装定系统连接火控平台、气象设备等多个设备进行数据装定。然而,现有装定系统在高速运行环境下装定通信链路容易产生波形畸变,导致装定数据丢失等状况,从而降低了炮弹的杀伤效能。为了改善引信装定的可靠性,提高系统研制成功率,迫切需要开发一·套用于装定可靠性测试的引信动态感应装定验证系统。针对这种现状,本文主要设计了一套基于多处理器、多通信接口的引信动态感应装定验证系统控制器阵列子系统。该子系统结合软件监控平台和感应信息通信链路,实现对引信动态感应装定信息可靠性的实验验证,从而准确获取装定系统的各项技术参数。其中,基于单片机、ARM、DSP、FPGA四种处理器设计的控制器阵列子系统,在四种处理器上均设计实现 RS232、RS422、IEEE 1394、TCP/IP、CAN、USB、I2C 等 7 种通信方式。根据项目的技术需求选定主要器件型号后,通过ADS软件进行相关电路设计,搭建相关硬件平台;研究了各处理器的开发环境和编程方式,完成基于C和Verilog HDL语言的系统软件开发;同时,设计了一套辅助控制子系统,通过相关指令实现上位机对工作的处理器以及所需的通信方式的自动选择,并完成辅助控制子系统与软件监控平台通信协议的开发。通过对通信接口多次收发数据的测试,结果表明已实现的功能基本满足系统的预期设计目标。本文设计的控制器阵列子系统拥有多种工作模式,可以应用于大多数武器系统进行引信装定可靠性验证实验。这套系统的使用可以极大的缩减引信装定的开发周期和相关的经费投入,对促使引信动态感应装定验证平台趋于通用化、体系化具有重要意义。

二、IEEE-1394高速串行总线浅析(论文开题报告)

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

本文主要提出一款精简64位RISC处理器存储管理单元结构并详细分析其设计过程。在该MMU结构中,TLB采用叁个分离的TLB,TLB采用基于内容查找的相联存储器并行查找,支持粗粒度为64KB和细粒度为4KB两种页面大小,采用多级分层页表结构映射地址空间,并详细论述了四级页表转换过程,TLB结构组织等。该MMU结构将作为该处理器存储系统实现的一个重要组成部分。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

三、IEEE-1394高速串行总线浅析(论文提纲范文)

(1)基于LVDS的同步数据汇聚平台硬件研发(论文提纲范文)

致谢
摘要
ABSTRACT
1 绪论
    1.1 选题的背景和意义
    1.2 数据汇聚平台相关研究概述
        1.2.1 分布式同步数据采集系统
        1.2.2 高速Serdes技术
        1.2.3 LVDS串行技术
        1.2.4 分布式采集系统时钟同步技术
    1.3 研究内容和论文组织结构
        1.3.1 研究内容
        1.3.2 论文组织结构
2 系统总体架构
    2.1 系统需求分析
    2.2 系统整体设计
        2.2.1 系统关键技术
        2.2.2 系统功能方案
        2.2.3 主要芯片选型
    2.3 本章小结
3 系统硬件设计
    3.1 处理器模块
        3.1.1 千兆网络模块
        3.1.2 eMMC模块
        3.1.3 DDR3 模块
        3.1.4 串口模块
        3.1.5 JTAG调试模块
        3.1.6 FPGA交互模块
    3.2 FPGA模块
        3.2.1 LVDS模块
        3.2.2 同步时钟模块
        3.2.3 DDR3 模块
        3.2.4 Flash模块
    3.3 其他模块
        3.3.1 复位模块
        3.3.2 时钟模块
        3.3.3 电源模块
    3.4 PCB设计
        3.4.1 PCB布局
        3.4.2 PCB叠层设计
        3.4.3 PCB布线及关键信号仿真
        3.4.4 PCB设计结果
    3.5 本章小结
4 FPGA功能设计
    4.1 通信协议设计
        4.1.1 帧格式定义
    4.2 LVDS模块
        4.2.1 LVDS收发控制
        4.2.2 8B/10B转换
    4.3 DDR模块
        4.3.1 LVDS至 DDR传输设计
        4.3.2 DDR控制逻辑设计
    4.4 PCIe模块
        4.4.1 DDR至 PCIe传输设计
        4.4.2 PCIe控制逻辑设计
    4.5 SPI模块
    4.6 命令控制模块
        4.6.1 链路监测功能
        4.6.2 同步采样功能
    4.7 本章小结
5 系统测试
    5.1 系统硬件测试
        5.1.1 硬件调试
        5.1.2 电源测试
        5.1.3 关键信号测试
        5.1.4 系统功耗测试
    5.2 FPGA功能测试
        5.2.1 LVDS传输测试
        5.2.2 DDR读写测试
        5.2.3 PCIe传输测试
        5.2.4 SPI传输测试
    5.3 系统功能测试
        5.3.1 数据传输测试
        5.3.2 时钟同步测试
    5.4 本章小结
6 总结与展望
    6.1 总结
    6.2 展望
参考文献
作者简历

(2)基于FPGA的MIPI接口嵌入式平台相机的研发与实现(论文提纲范文)

致谢
摘要
Abstract
1 绪论
    1.1 研究背景及意义
    1.2 国内外研究现状
    1.3 相机高速传输接口发展现状
        1.3.1 IEEE1394接口
        1.3.2 USB2.0接口
        1.3.3 USB3.0接口
        1.3.4 CameraLink接口
        1.3.5 GigE接口
        1.3.6 CoaXPress接口
    1.4 论文的主要研究内容
    1.5 论文的组织架构
2 MIPI接口嵌入式平合相机系统的设计
    2.1 MIPI接口介绍
        2.1.1 MIPI接口的分类
        2.1.2 MIPI CSI-2协议层次结构
        2.1.3 D-PHY硬件结构
        2.1.4 数据通道的操作模式
    2.2 设计的目标与难点
        2.2.1 兼容不同的图像传感器
        2.2.2 图像采集模块与图像处理模块的交互设计
        2.2.3 硬件图像处理算法的研究
        2.2.4 接口桥接转换模块的设计
        2.2.5 不同信号类型传输的研究
        2.2.6 系统启动模式的拓展设计
    2.3 系统方案设计
        2.3.1 ASIC芯片方案预研
        2.3.2 FPGA芯片方案预研
        2.3.3 最终方案设计
    2.4 本章小结
3 MIPI接口嵌入式平台相机硬件系统的设计
    3.1 硬件电路框架
    3.2 系统电源电路设计
    3.3 图像采集模块电路设计
    3.4 图像处理模块电路设计
    3.5 接口桥接转换模块
        3.5.1 桥接芯片电路设计
        3.5.2 转接板电路设计
        3.5.3 I2C通讯模块
    3.6 主控模块硬件介绍
    3.7 硬件成果展示
        3.7.1 PCB设计
        3.7.2 PCB图展示
        3.7.3 实物图展示
    3.8 本章小结
4 MIPI接口嵌入式平台相机软件系统的设计
    4.1 FPGA开发环境介绍
        4.1.1 开发语言介绍
        4.1.2 开发平台介绍
    4.2 整体软件系统的设计
    4.3 CMOS驱动模块
        4.3.1 Electronic Rolling Shutter模式
        4.3.2 Global Reset模式
        4.3.3 Reset Sequence模式
    4.4 数据解析模块
    4.5 数据拼接模块
    4.6 硬件实现图像算法模块
        4.6.1 Sobel锐化算法
        4.6.2 Laplace锐化算法
        4.6.3 非锐化掩模算法
    4.7 HDR图像发送模块
    4.8 序列触发模块
    4.9 MIPI接口转换模块
    4.10 RK3399开发平台接收
    4.11 本章小结
5 MIPI接口嵌入式平台相机系统测试及应用
    5.1 系统测试平台及环境
    5.2 相机驱动时序信号
    5.3 “Training”状态测试
    5.4 有效信号的解析与产生
    5.5 MIPI数据包的接收与解析
    5.6 PC端相机功能的验证
    5.7 RK3399开发平台测试
    5.8 算法处理图像效果展示
    5.9 系统功耗测试
    5.10 MIPI接口嵌入式平台相机的应用
    5.11 本章小结
6 论文总结与展望
    6.1 工作总结
    6.2 工作展望
参考文献
作者简介

(4)基于IEEE 1394b总线的存储系统设计(论文提纲范文)

1 系统架构
2 硬件环境描述
    2.1 主机端硬件环境
    2.2 存储卡端环境
    2.3 链路层接口
    2.4 物理层接口
    2.5 物理层连接器接口
3 驱动
    3.1 IEEE 1394b协议
    3.2 SBP2协议
    3.3 ATA驱动
4 文件系统
5 关键点设计
    5.1 协议驱动的转换
    5.2 协议映射
    5.3 复位抖动的处理
6 测试验证
7 结束语

(5)基于USB3.0接口的超高分辨率高速工业相机设计(论文提纲范文)

致谢
摘要
Abstract
1 绪论
    1.1 研究背景及意义
    1.2 CMOS图像传感器传输接口发展现状
    1.3 工业相机高速接口发展现状
    1.4 本论文研究内容
    1.5 本论文内容结构
2 图像传感器传输接口协议及工业相机总体设计方案
    2.1 LVDS接口传输原理
    2.2 MIPI CSI-2接口协议
        2.2.1 物理层
        2.2.2 协议层
    2.3 SLUS-EC接口协议
        2.3.1 物理层
        2.3.2 链路层
        2.3.3 应用层
    2.4 图像数据帧缓存模块
    2.5 总体设计方案
    2.6 本章小结
3 工业相机硬件电路设计
    3.1 工业相机硬件总体结构
    3.2 图像传感器传输接口硬件电路设计
        3.2.1 LVDS接口电路设计
        3.2.2 MIPI CSI-2接口电路设计
        3.2.3 SLVS接口电路设计
        3.2.4 SLVS-EC接口电路设计
    3.3 Xilinx FPGA硬件电路设计1
        3.3.1 电源电路设计
        3.3.2 DDR3电路设计
    3.4 Microsemi FPGA硬件电路设计2
        3.4.1 电源电路设计
        3.4.2 DDR3电路设计
        3.4.3 CYUSB3014电路设计
    3.5 本章小结
4 图像传感界传输接口解析方案
    4.1 LVDS接口解析方案
        4.1.1 IMX178图像传感器介绍
        4.1.2 LVDS接口解析方案设计
    4.2 MIPI CSI-2接口解析方案
        4.2.1 IMX334图像传感器介绍
        4.2.2 MIPI CSI-2接口解析方案设计
    4.3 SLVS接口解析方案
        4.3.1 IMX342图像传感器介绍
        4.3.2 SLVS接口解析方案设计
    4.4 SLVS-EC接口解析方案
        4.4.1 IMX571图像传感器介绍
        4.4.2 SLVS-EC接口解析方案设计
    4.5 本章小结
5 图像数据处理与USB3.0接口传输
    5.1 硬件ISP
        5.1.1 去马赛克
        5.1.2 自动白平衡
        5.1.3 颜色校正矩阵
        5.1.4 伽马校正
    5.2 图像数据帧缓存
        5.2.1 Xilinx FPGA DDR3操作
        5.2.2 Microsemi FPGA DDR3操作
    5.3 USB3.0接口传输
        5.3.1 USB3.0技术
        5.3.2 USB3.0数据传输类型
        5.3.3 USB3.0传输方案
    5.4 本章小结
6 系统仿真及测试
    6.1 系统仿真
        6.1.1 LVDS接口仿真
        6.1.2 MIPI CSI-2接口仿真
        6.1.3 SLVS-EC接口仿真
    6.2 系统调试
        6.2.1 LVDS接口调试
        6.2.2 MIPI CSI-2接口调试
        6.2.3 SLVS-EC接口调试
    6.3 系统测试
        6.3.1 工业相机帧率测试
        6.3.2 DDR3缓存测试
        6.3.3 工业相机拍摄测试
    6.4 本章小结
7 工作总结及展望
    7.1 工作总结
    7.2 工作展望
参考文献
作者简历

(6)浅谈1394总线技术(论文提纲范文)

1 1394总线概述
    1.1 1394总线简介
    1.2 1394总线发展历程
    1.3 总线拓扑结构
2 1394总线系统构建
3 结语

(7)面向半实物仿真的远程网络化框架设计与实现(论文提纲范文)

摘要
abstract
第1章 绪论
    1.1 课题来源及目的和意义
        1.1.1 课题的来源
        1.1.2 课题研究的目的和意义
    1.2 国内外研究现状及发展趋势
        1.2.1 半实物仿真技术研究现状
        1.2.2 远程网络化半实物仿真系统研究现状
        1.2.3 光纤通道技术研究现状
    1.3 论文的主要研究内容和结构安排
        1.3.1 主要研究内容
        1.3.2 论文结构安排
第2章 整体方案设计
    2.1 远程网络化半实物仿真网络框架需求分析
    2.2 远程点到点通信方案设计
        2.2.1 远程点到点通信功能要求
        2.2.2 远程点到点通信技术指标
        2.2.3 远程点到点通信需求分析
        2.2.4 光纤低延时接口设备方案
    2.3 远程网络化通信方案设计
        2.3.1 远程网络化通信功能要求
        2.3.2 远程网络化通信技术指标
        2.3.3 远程网络化通信需求分析
        2.3.4 光纤路由设备方案
    2.4 本章小结
第3章 硬件设计
    3.1 远程网络化半实物仿真网络框架硬件总体设计
    3.2 光纤接口设计
        3.2.1 光纤通道硬件设计方案分析
        3.2.2 光模块选择和阻抗匹配设计
        3.2.3 高速收发器设计
    3.3 串行总线及IO通信接口设计
    3.4 LVDS接口设计
        3.4.1 LVDS技术概述
        3.4.2 LVDS接口设计方案分析
        3.4.3 LVDS接口电路设计
        3.4.4 LVDS接口PCB设计原则
    3.5 千兆以太网接口设计
        3.5.1 相关协议概述
        3.5.2 以太网接口电路设计
        3.5.3 以太网口通信逻辑设计
    3.6 存储电路接口设计
    3.7 本章小结
第4章 光纤网络协议及软件设计
    4.1 远程网络化半实物仿真网络框架光纤网络协议设计
        4.1.1 标准FC协议分析
        4.1.2 半实物仿真网络框架光纤网络协议层设计
        4.1.3 半实物仿真网络框架光纤网络帧设计
    4.2 光纤低延时接口设备通道A设计
        4.2.1 串行总线转光纤方案分析
        4.2.2 串行总线及IO通信模块
        4.2.3 光纤通道控制模块
    4.3 光纤低延时接口设备通道B设计
        4.3.1 LVDS收发模块
        4.3.2 LVDS多协议模块
        4.3.3 光纤通道帧处理模块
    4.4 光纤路由软件设计
        4.4.1 映射模块
        4.4.2 路由模块
        4.4.3 配置模块
    4.5 本章小结
第5章 仿真与测试分析
    5.1 测试环境搭建
    5.2 光纤模块测试
    5.3 光纤低延时接口设备测试
        5.3.1 通道A测试
        5.3.2 通道B测试
    5.4 光纤路由测试
        5.4.1 光纤路由延时测试
        5.4.2 千兆以太网功能测试
    5.5 网络模拟仿真
    5.6 本章小结
结论
参考文献
致谢
附录

(8)基于1394总线网络的在线加载关键技术研究(论文提纲范文)

摘要
ABSTRACT
缩略语对照表
第一章 绪论
    1.1 概述
    1.2 研究总线在线加载的目的和意义
    1.3 总线在线加载的发展现状
    1.4 课题研究方法和预期成果
    1.5 论文结构及内容
第二章 总线网络
    2.1 1394总线网络简介
        2.1.1 背景及发展历程
        2.1.2 1394总线特点
    2.2 总线通信协议和网络组成
        2.2.1 数据位序
        2.2.2 传输速率
        2.2.3 数据包格式
        2.2.4 总线初始化和配置
        2.2.5 关键通信协议
    2.3 总线基本结构
    2.4 总线网络工作原理
        2.4.2 终端节点初始化过程
        2.4.3 CC节点工作过程
        2.4.4 RN节点工作过程
    2.5 本章小结
第三章 1394 总线网络加载技术
    3.1 总线网络的加载对象
    3.2 总线网络加载技术
        3.2.1 在线加载基本概念和原理
        3.2.2 加载模式定义
        3.2.3 网络加载流程
        3.2.4 加载模式进入
        3.2.5 状态和版本信息查询上报
        3.2.6 文件传输规范
        3.2.7 数据存储
        3.2.8 通道分配
    3.3 本章小结
第四章 在线加载关键技术实现
    4.1 加载模式下网络参数定义
    4.2 总线终端设计及实现
        4.2.2 硬件设计
        4.2.3 逻辑设计
        4.2.4 终端软件设计
    4.3 加载设备设计及实现
        4.3.1 硬件设计
        4.3.2 软件功能模块设计
        4.3.3 软件人机交互界面设计
    4.4 本章小结
第五章 针对配置文件的加载验证
    5.1 系统验证方法和验证环境介绍
    5.2 FPGA虚拟平台仿真
        5.2.1 双端口RAM接口仿真
        5.2.2 链路层接口仿真
        5.2.3 协议处理模块数据包收发仿真
    5.3 效率测试
        5.3.1 效率计算分析
        5.3.2 效率测试结果
        5.3.3 测试分析
    5.4 本章小结
第六章 结论
参考文献
致谢
作者简介

(9)抗辐照1394总线控制器IP设计(论文提纲范文)

摘要
ABSTRACT
符号对照表
缩略语对照表
第一章 绪论
    1.1 研究背景和意义
    1.2 国内外研究现状
    1.3 研究内容及简介
第二章 1394总线协议与辐照原理研究
    2.1 1394总线协议研究
    2.2 辐照基本原理研究
第三章 抗辐照1394 总线控制器IP设计
    3.1 基本功能
    3.2 系统架构设计
        3.2.1 模块功能描述
        3.2.2 时钟方案设计
        3.2.3 复位方案设计
        3.2.4 接收数据设计
        3.2.5 发送数据设计
    3.3 模块功能设计
        3.3.1 INT_Ctl模块设计
        3.3.2 ADDR_DEC模块设计
        3.3.3 ICT_REG模块设计
        3.3.4 BUS_SRC模块设计
        3.3.5 CRC模块设计
        3.3.6 XMIT模块设计
        3.3.7 RCV模块设计
        3.3.8 PHYINT模块设计
        3.3.9 LINKSM模块设计
    3.4 接口时序设计
        3.4.1 PHY-link接口时序设计
        3.4.2 发送FIFO接口时序设计
        3.4.3 接收FIFO接口时序设计
        3.4.4 寄存器访问接口时序设计
    3.5 抗辐照加固设计
        3.5.1 防护单粒子翻转设计
        3.5.2 防护单粒子闩锁设计
        3.5.3 防护稳态总剂量设计
        3.5.4 防护单粒子瞬态设计
    3.6 抗辐照单元库设计
        3.6.1 工艺方案
        3.6.2 单元方案
        3.6.3 单元版图设计
        3.6.4 单元参数提取
        3.6.5 数据库的编制
        3.6.6 芯片整体版图
第四章 抗辐照1394 总线控制器验证
    4.1 IP功能仿真验证
        4.1.1 仿真验证平台
        4.1.2 仿真验证方案
        4.1.3 仿真验证实例
    4.2 FPGA原型验证
        4.2.1 FPGA原型验证平台
        4.2.2 FPGA验证代码移植
        4.2.3 FPGA原型验证流程
        4.2.4 FPGA原型验证实例
    4.3 抗辐照指标验证
        4.3.1 单粒子效应试验方案
        4.3.2 总剂量效应试验方案
第五章 总结与展望
参考文献
致谢
作者简介

(10)引信动态感应装定验证系统控制器阵列设计(论文提纲范文)

摘要
abstract
1 绪论
    1.1 课题研究背景
    1.2 国内外研究现状
        1.2.1 国外研究现状
        1.2.2 国内研究现状
    1.3 课题研究意义
    1.4 论文结构
2 系统方案设计
    2.1 课题需求分析
    2.2 系统方案选择
        2.2.1 控制器选型
        2.2.2 通信方式选择
        2.2.3 软件平台选择
    2.3 系统构成
    2.4 主要外设模块选型
    2.5 本章小结
3 系统硬件设计
    3.1 硬件设计方案
    3.2 ARM部分硬件设计
        3.2.1 电源电路设计
        3.2.2 时钟模块设计
        3.2.3 存储模块设计
        3.2.4 通信转换模块设计
    3.3 DSP部分硬件设计
        3.3.1 电源电路设计
        3.3.2 通信转换模块设计
    3.4 51单片机部分硬件设计
        3.4.1 51单片机部分硬件设计
        3.4.2 51单片机串口扩展电路设计
        3.4.3 通信转换模块设计
    3.5 FPGA部分硬件设计
        3.5.1 FPGA电源电路设计
        3.5.2 通信转换模块设计
    3.6 辅助控制器硬件设计
        3.6.1 辅助控制器电源电路设计
        3.6.2 辅助控制器功能电路设计
    3.7 印刷电路板设计
    3.8 本章小结
4 系统软件设计
    4.1 辅助控制器程序设计
    4.2 核心控制器程序设计
        4.2.1 主程序设计
        4.2.2 设备通信子程序设计
        4.2.3 通信接口子程序设计
        4.2.4 FPGA的RS232通信实现
    4.3 本章小结
5 系统调试与结论
    5.1 系统硬件调试
    5.2 系统通信接口调试
        5.2.1 RS232通信接口调试
        5.2.2 TCP/IP通信接口调试
        5.2.3 RS422通信接口调试
        5.2.4 I~2C通信接口调试
        5.2.5 USB通信接口调试
        5.2.6 CAN通信接口调试
        5.2.7 1394通信接口调试
    5.3 系统功能测试
        5.3.1 工作模式测试
        5.3.2 系统联调及结果
    5.4 本章小结
6 总结与展望
    6.1 总结
    6.2 展望
参考文献
攻读硕士学位期间发表的论文
致谢

四、IEEE-1394高速串行总线浅析(论文参考文献)

  • [1]基于LVDS的同步数据汇聚平台硬件研发[D]. 林怡格. 浙江大学, 2021(01)
  • [2]基于FPGA的MIPI接口嵌入式平台相机的研发与实现[D]. 章挺. 浙江大学, 2021(09)
  • [3]Mil-1394B航空总线机载测试设备设计与实现[D]. 唐怀奎. 哈尔滨工业大学, 2020
  • [4]基于IEEE 1394b总线的存储系统设计[J]. 张勤,陈顺. 航空电子技术, 2020(02)
  • [5]基于USB3.0接口的超高分辨率高速工业相机设计[D]. 黄俊杰. 浙江大学, 2020(02)
  • [6]浅谈1394总线技术[J]. 张雪园. 科技风, 2020(08)
  • [7]面向半实物仿真的远程网络化框架设计与实现[D]. 李磊. 哈尔滨工程大学, 2020(05)
  • [8]基于1394总线网络的在线加载关键技术研究[D]. 张亚琦. 西安电子科技大学, 2019(02)
  • [9]抗辐照1394总线控制器IP设计[D]. 刘钟宇. 西安电子科技大学, 2019(02)
  • [10]引信动态感应装定验证系统控制器阵列设计[D]. 宇文超朋. 西安工业大学, 2019(03)

标签:;  ;  ;  ;  ;  

IEEE-1394高速串行总线分析
下载Doc文档

猜你喜欢